Universelle LCD/TFT-Display-Controller ist voll konfigurierbar

- Nov 24, 2016 -

Digital Core Beborstung #39; s neueste IP-Core, der DBLCD32 ist eine frei konfigurierbare, universelle LCD/TFT Display-Controller unterstützt eine Vielzahl von Auflösungen.

Der Kern ermöglicht horizontale und vertikale Parameter Synchronisation einrichten. Die Anzeige Pixeltakt kann durch eine interne Pixel Clock-Divider basierend auf den Bustakt, oder an den Kern durch einen speziellen Stift geliefert erzeugt werden. Darüber hinaus kann ein Ingenieur einen extern erzeugten Pixeltakt verwenden. Seine Polarisation, sowie Synchronisation Signale sind voll konfigurierbar.

Die DBLCD32 verfügt auch über eine DMA-fähig master-Schnittstelle, die verwendet werden können, um einen Framebuffer zuzugreifen, wenn direkt in einen Speicher gelegt. Eingebettete DMA-Controller verfügt über eine konfigurierbare FIFO Pixel Speicherung, das Systemdurchsatz und Leistung erhöht. Die Übertragung auf die master-Schnittstelle orientiert platzen und es besteht die Möglichkeit die Burst-Größenbeschränkung zu definieren.

Daten abgerufen von der DMA-Schnittstelle können in 24-Bit-RGB-Signale, abhängig von der gewählten Farbmodus übersetzt werden. Es gibt drei standard-Farb-Modi unterstützt: 24-Bit True Color, High Color 16-Bit (5-6-5) und 8-Bit-Farbmodus zu indizieren. Darüber hinaus eine 32-Bit True Color wird ebenfalls unterstützt, aber das MSB-Byte eines Worts vier Byte wird ignoriert. Bei den indizierten Farbmodus verfügt der DBLCD32 über Pixelpalette RAM, die verwendet wird, um jedes Byte aus dem Puffer Display in 24-Bit-RGB-Ausgang zu übersetzen. Es gibt zwei verschiedene Formate von Farbpaletten zur Verfügung. Der Kern unterstützt die Seite spiegeln Mechanismus, der die Verwendung von mehreren Puffern ohne tearing-Effekt ermöglicht. Die DBLCD32 enthält auch eine Reihe von programmierbaren Interrupts zur Verfügung im Zusammenhang mit Display-Synchronisation und DMA-Status-Signale. Der Kern kann auf beide kleinen und großen arbeiten endian Systeme. Um die System-Performance und Flexibilität der Nutzung zu erhöhen, kann die DLBLCD32 in zwei Ebenen möglich Optimierung, um ein angemessenes Gleichgewicht zwischen Graf ein Tor und eine kritische Pfadlänge finden konfiguriert werden.

Ein paar:3Dquality Выводит На Рынок Новый 3D-принтер – 3DQ eine Der nächste streifen:2017 4,7-Zoll-LCD 'iPhone 7 s' vorhergesagt, werden Apples neue Mittelklasse erschwinglichen Mobilteil